Xilinx ISE9.1ad 右下角原理图信息如何修改端口名

想要对FPGA设计做些小改动的设计师通常必须对整个设计进行重新编译为了减轻大型FPGA的负担,Xilinx公司和Synplicity公司合作开发了增量编译技术Xilinx将发布集成软件环境(ISE)的9.1i版,包含面向增量设计变动的新型SmartCompile特性据该公司称,SmartCompile改进运行时间高达6倍但维持逻辑不变。

“如果Synplicity能将变动限制到总体设计的有限区域然后Xilinx后端的任务就是明确设计的哪些部分改变哪些没有,”Xilinx设计软件部副总裁Bruce Talley表示“有以往的设计实现做基础,我们知道该做什么”

工程师使用SmartCompile必须要拥有Synplicity最新版本的Synplify Pro综合工具。ISE 9.1i增添了其它不需要使用Synplify Pro的特性包括据称比前一版本加快2.5倍的运行时间;对Xilinx Virtex-5 FPGA家族支持的改进;增强用户接口,包括工具命令语言控制器和源代码兼容功能功率优化特性为Spartan 3系列FPGA提供低10%的动态功率。

Synplicity首席技术官Ken McElvain指出即使是小改动也回给设计帶来重大影响。“我们在流程中的重心是为小设计改动产生在名字和结构上类似的输出从而Xilinx工具能快速产生输出。”

在Xilinx这边小改动可鼡两种方式来处理。一种是使用SmartGuide功能它查看以前的实现结果,决定改动后可以保留什么用户还可以用分区锁定所选的布局布线区域,防止优化穿过边界

SmartCompile的一个特性名为SmartPreview,让用户能暂停并恢复通常的按钮式布局布线过程用户能保存中间结果来评估设计状态,并利用这些结果来做出改动

加载中,请稍候......

[摘要]本文档为《XilinxISE9.1详细教程_中文版.pdf》可适用于软件和信息技术服务业领域,主题内容包含第1节ISE套件的介绍与安装4.1.1ISE简要介绍Xilinx是全球领先的可编程逻辑完整解决方案的供应商研发、制造并销售应用范围广泛的高级集成电路、软件设计工具以及定义系统级功能的IP(IntellectualProperty)核,长期以来一直推动着FPGA技术的发展
Xilinx的开發工具也在不断地升级,由早期的Foundation系列逐步发展到目前的ISE9.1i系列集成了FPGA开发需要的所有功能,其主要特点有:?包含了Xilinx新型SmartCompile技术可以将實现时间缩减2.5倍,能在最短的时间内提供最高的性能提供了一个功能强大的设计收敛环境;?全面支持Virtex-5系列器件(业界首款65nmFPGA);?集成式的时序收敛环境有助于快速、轻松地识别FPGA设计的瓶颈;?可以节省一个或多个速度等级的成本,并可在逻辑设计中实现最低的总成本
FoundationSeriesISE具有界面友好、操作简单的特点,再加上Xilinx的FPGA芯片占有很大的市场使其成为非常通用的FPGA工具软件。
ISE作为高效的EDA设计工具集合与第三方软件扬长补短,使软件功能越来越等等

我要回帖

更多关于 ad 右下角原理图信息 的文章

 

随机推荐