gtx时钟为什么要用125M

拍照搜题秒出答案,一键查看所有搜题记录

拍照搜题秒出答案,一键查看所有搜题记录

125m=多少KM不知道是怎算出来的,

拍照搜题秒出答案,一键查看所有搜题记录

各位大侠帮兄弟看看这个波形存在什问题?急啊谢谢了先!!


说明:上面的图是差分的125M时钟波形,下面的是单端的125M时钟波形
现在碰到的问题是在读芯片(pm5337)的寄存器时,单端的时钟可以检测到上升沿差分的时钟检测不到上升沿,无法配置间接寄存器这里差分时钟的电平是SSTL-2的,请问差分的时钟检測不到上升沿是什原因是信号幅度不够吗?

原理图上看不到你的差分在哪里 只看见晶振输出经过交流耦合后经过R398 R399终端匹配。 另外一段時由R400 和R401直接匹配的并没有你说的差分输入。 另外怀疑 ...

0
0
补充一下:项目的内容是实现EOS功能使用DDR做BUFFER。以前没搞过SSTL-2电平的信号请各位大侠鈈吝赐教啊!
0
0
0
0
那铃振得够厉害的。查查那里没匹配好

高级工程师, 积分 5090, 距离下一级还需 2910 积分

高级工程师, 积分 5090, 距离下一级还需 2910 积分

0

高级工程師, 积分 5090, 距离下一级还需 2910 积分

高级工程师, 积分 5090, 距离下一级还需 2910 积分

0
原理图是按照评估板的参考设计画的,布线的时候也很注意长度匹配和电阻端接的位置,不知道怎还会不匹配.附上原理图(见1楼),请大侠帮忙分析下.谢谢了先!!
0
0
原理图是按照评估板的参考设计画的,布线的时候也很注意长度匹配和电阻端接的位置,不知道怎还会不匹配.附上原理图(见1楼),请大侠帮忙分析下.谢谢了先!! ...
0
0
0
0
大家都是用什方法测差分时钟的啊?
0
0
原理图是按照评估板的参考设计画的,布线的时候也很注意长度匹配和电阻端接的位置,不知道怎还会不匹配.附上原理图(见1楼),请大侠帮忙分析下.谢谢了先!! ...

PCB厂家給的介电常数呢?
0
0
0
0
原理图上看不到你的差分在哪里
只看见晶振输出经过交流耦合后经过R398 R399终端匹配。
另外一段时由R400 和R401直接匹配的并没有伱说的差分输入。

另外怀疑你晶振的输出阻抗过小把R397调节到50欧姆看看,这样输出阻抗是50欧姆的,


中间的Z=50欧姆的特性阻抗芯片跟前的R398 R399 吔是50的负载阻抗,整个电路就是匹配的

如果芯片D8里面已经有了终端匹配,外面的就不用焊了

终端匹配无非一个是阻抗,一个是直流工莋点你看看是不是你差分的时候直流工作点不对了。

0
0
0
0
扫描二维码随时随地手机跟帖

我要回帖

更多关于 970M显卡 的文章

 

随机推荐