能否不经过双口直接存储器存储方式,直接将ALU的运算结果送到寄存器堆中?

内容提示:基于FPGA的32位软核处理器嘚设计与实现

文档格式:PDF| 浏览次数:1| 上传日期: 22:22:37| 文档星级:?????

全文阅读已结束如果下载本文需要使用

该用户还上传了这些文档

内容提示:TEC-4计算机组成原理实验系教师指导

文档格式:DOC| 浏览次数:7| 上传日期: 11:35:25| 文档星级:?????

全文阅读已结束如果下载本文需要使用

该用户还上传了这些文档

华中科技大学 硕士学位论文 寄存器堆的设计 姓名:易敬军 申请学位级别:硕士 专业:模式识别与智能系统 指导教师:沈绪榜 华中科技大学硕士学位论文 摘 要 寄存器堆是大哆数微处理器体系结构的组成部分也是存储系统研究的重要部 分。当前寄存器堆的研究压力主要来自片上多执行部件和多处理单元技术寄存器 堆的体系结构,电路实现和分配算法是寄存器堆研究的三个基本问题拉襄在实际 研究的基础上讨论了寄存器堆的体系结构和基夲电路的设计,介绍了一个寄存器堆 的实际设计和前仿真 寄存器堆体系结构的设计主要有三个思路:实现寄存器堆的扩展,减少溢出操 莋和支持特定的访问模式f实现寄存器堆扩展的基本体系结构是寄存器CACHE和 t 分布式寄存器堆,它们分别利用了寄存器数目需求的微观小量特性和端口需求的空 间分布特性在硬件上支持别名数据的分配和精细的逻辑与物理寄存器堆绑定是减 少溢出操作的主要途径。特定访问模式的支持是提高算法性能的需要,b‘, 寄存器堆的电路设计内容丰富钕孽讨论的是寄存器堆的基本电路设计。f文章 分析了基本6管存儲单元、字线驱动器、单端与差分电压读出放大器的设计原理 介绍了地址端口、地址译码器、存储阵列组织、预充电路、输入输出端口與控制逻 辑的设计。 实际设计的32字32位的寄存器堆具有3个读出和2个写入端口该寄存器堆 使用差分写入,正反馈差分电压读出静态地址译碼和同步控制。前仿真所用模型 为TSMC0.35urn多晶硅工艺(SPTM 3.3V)的HSPICE模型最坏情况下关键路径 前仿真的读出延迟是4.09ns。五一} /7一 ~

我要回帖

更多关于 直接存储器存储方式 的文章

 

随机推荐