FPGA如何对1M个点做FFT做酸菜的方法步骤

摘要:大规模可编程逻辑器件是近姩来为适应专用集成电路设计需求而迅速发展起来的一类新型可编程ASIC器件随着它的不断应用和发展,也使电子设计的规模和集成度不断提高同时,带来了电子系统设计方法和设计思想的不断推陈出新
本设计使用能够满足较高速度要求的FPGA(现场可编程门阵列)来实现一個在数字信号分析和处理领域重要的变换工具―FFT。FFT的算法是基2时域8点的FFT通过C语言的的浮点以及定点的程序模拟,最终通过verilog HDL在Xilinx ISE 】

数字信号處理是技术的重要组成部分而在数字信号处理领域,离散傅立叶变换又是一个极其重要的变换工具是对离散信号进行频域分析的基础。而对于大规模的频率变换而言其计算量是庞大的,所以不满足实时高速处理的要求所以衍生出FFT,就是使用快速算法来计算离散傅立葉变换作为FFT算发的承载,器件必须适合FFT的要求例如速度,FPGA以其多方面的指标是比较适合作为FFT算法载体的这是本课题的物理基础。通過这个课题的设计我们力求了解使用FPGA来处理范围的技术算法,通过这次课题设计掌握通过verilog这种硬件描述语言来进行具体数字应用开发的基础通过这次课题设计去了解关于FFT的一些经典算法,例如基2时分

我要回帖

更多关于 做酸菜的方法步骤 的文章

 

随机推荐