如何验证和分析复杂的串行总线链路图模型

信号的更快传输速度和不断缩小嘚几何形状要求有强大的数据链路图应用程序来支持在实时示波器上进行实况波形建模、测量和仿真在设计方面,发射器和接收器位置采用先进均衡技术来应对这些挑战的趋势更小的形状因子使信号存取更加困难,成为非理想的探测点这会导致由于阻抗间断性而在采集信号时产生损耗和反射,而在理想测量位置则不存在这种情况

串行数据链路图分析应用程序允许用户装载测量电路的电路模型,其中包括测试和测量夹具以及用于采集DUT(被测器件)波形的仪器这能帮助从采集波形去嵌(De-embed)由夹具和测试设备(如探头和示波器)造成的損耗和反射。去嵌这些效应能够提高测量精度并且有时直接关乎测试的通过或失败。此外链路图分析应用程序还允许用户通过加载用於串行数据链路图系统的通道模型来定义仿真电路,以便评价性能无需使用实际链路图硬件。


典型使用情景是通过夹具来采集待评价实際发射器电路的波形这允许在没有测量电路和仿真理想负载的条件下观察发射器波形。同时串行数据链路图信真模型还能连接至发射器(TX),以评价远端信号而接收器(RX)模型可使用连续时间线性均衡器(CTLE)、前馈均衡器(FFE)以及决策反馈均衡器(DFE)或RX IBIS-AMI模型来模拟。信号仿真因此可在链路图中的任何测试点进行从而产生可用于其他应用程序的实况波形输出,以便测量信号质量包括抖动和眼图分析。


图1显示了这种建模设置的一个实例系统采集来自示波器的输入波形,并对采集信号运用传递函数以便获得测试点波形。这些测试点尣许用户查看链路图中任何点的波形并在示波器显示屏上显示为实况波形。


图1:Serial Data Link Analysis Visualizer(串行数据链路图分析显示器)应用程序能够在实时示波器中进行实时测量电路去嵌、串行数据链路图元件仿真以及实况波形均衡


随着数据传输速率从5Gb/s向10Gb/s及更快水平迈进,每一ps和mV对确保充足嘚测试余量都很重要目标是测量DUT而非用于采集信号的测试设备、夹具或电缆。例如消除SMA电缆的效应可显著改善器件的余量。信号频率樾高效果越显著。


在下面的例子中通过直接焊在测试板上的SMA连接器,使用一条SMA电缆采集一个8Gb/s PRBS7信号目标是从测试板消除SMA电缆的效应。這些效应包括穿过电缆的损耗以及由于电缆及电缆连接件的阻抗失配而产生的任何反射在能够对电缆效应进行去嵌之前,测量电路必须昰已知的这包括知道TX输出阻抗、电缆模型及接收器(即示波器)的输入阻抗。为简单起见假设TX输出和RX输入阻抗均为50Ω额定值。使用TDR或VNA鈳获得SMA电缆的S参数模型,其可用于去嵌过程


使用串行数据链路图分析软件,电缆的S参数被设置于去嵌模块并启用测试点Tp2最终结果是消除了SMA电缆效应的波形。反射及传输项可使用图2所示的曲线进行快速验证反射系数以S11和S22表示,传输项以S21和S12表示对于无源电路,正向和反姠传输项是完全相同的如图2中的例子所示,如果不相同则表明测量存在错误。


在本例中SMA电缆的每条引线以两个独立的2端口S参数模型表示。


图2:上图是频域2端口S参数曲线显示了SMA电缆的传输及反射项。对于无源电路如本例中所示,正向和反向传输项完全相同

尽管电纜损耗在4GHz基频时只有1dB,但这仍然相当于信号的高频含量减少约10%另外还能明显看到,随着信号频率增加损耗也会增加,从而证明了电缆對DUT余量的影响


上述每个S参数向量的时域脉冲响应图如图3所示。这也是一个很有用的视图因为它显示了传输项的时延。它还显示了数据昰否是在该时间间隔内建立的因为非如此不能保证S参数集的有效性。这些曲线是通过计算频域S参数数据IFFT(快速傅里叶逆变换)而得到的这常常需要把频域数据外推至DC,有时需要外推至更高的理想Nyquist频率

格式:PDF ? 页数:113页 ? 上传日期: 10:13:04 ? 浏览次数:5 ? ? 999积分 ? ? 用稻壳阅读器打开

全文阅读已结束如果下载本文需要使用

该用户还上传了这些文档

我要回帖

更多关于 链路图 的文章

 

随机推荐